近期,在X平臺上,兩位知名爆料者Haze (@Haze2K1) 和 Raichu (@OneRaichu) 就英特爾即將推出的Nova Lake-S架構(gòu)臺式機(jī)處理器的設(shè)計細(xì)節(jié)展開了深入討論。這一討論引發(fā)了業(yè)界廣泛關(guān)注。
Haze提出了一個頗具創(chuàng)意的預(yù)測,他認(rèn)為英特爾可能會推出一款搭載8個性能核、16個能效核以及額外4個低功耗能效核的Nova Lake-S處理器。這款處理器還將配備bLLC技術(shù),功耗設(shè)定為125W。同時,他也提出了另一種可能性,即能效核數(shù)量可能減少至12個。而Raichu則持有不同觀點,他認(rèn)為Nova Lake-S將采用雙計算芯片設(shè)計,每組包含8個性能核和16個能效核計算模塊,其中一組配備bLLC技術(shù),并額外配備4顆低功耗能效核。
盡管兩位爆料者的預(yù)測在細(xì)節(jié)上存在差異,但他們均認(rèn)為英特爾將在Nova Lake-S處理器中引入bLLC技術(shù)。據(jù)推測,bLLC中的LLC代表末級緩存(Last Level Cache),而b可能代表基礎(chǔ)(base),意味著這種緩存將集成在基礎(chǔ)芯片中。這一技術(shù)的引入,無疑將進(jìn)一步提升處理器的性能。
英特爾的競爭對手AMD通過立體堆疊L3緩存設(shè)計,成功提升了處理器的游戲性能,并降低了對內(nèi)存帶寬的需求。而英特爾在Nova Lake-S上引入的bLLC技術(shù),有望通過不同的緩存和物理結(jié)構(gòu)實現(xiàn)類似效果。這一技術(shù)的創(chuàng)新應(yīng)用,將使得Nova Lake-S在處理器市場上更具競爭力。